PLE

Transcrição

PLE
Ministério da Educação
UNIVERSIDADE TECNOLÓGICA FEDERAL DO PARANÁ
Campus Curitiba
PLANO DE ENSINO
CURSO Engenharia Industrial Elétrica – Ênfase Eletrônica/Telecomunicações
FUNDAMENTAÇÃO LEGAL
5
(Resolução do COEPP que aprovou a matriz curricular e, se houver, resoluções
posteriores relativas à disciplina/unidade curricular) - SA
DISCIPLINA/UNIDADE CURRICULAR
CÓDIGO
Arquitetura e Organização de Computadores
EL66C
PRÉ-REQUISITO
EQUIVALÊNCIA
MATRIZ
CARGA HORÁRIA (horas)
Teórica
Prática
Total
30
30
60
Estrutura de Dados 1
F6D350 (406)
OBJETIVO
Capacitar o aluno, através do conhecimento básico da arquitetura IA-32/IA-64, a interfacear e integrar novos projetos e produtos dentro
dessa arquitetura que é a base da maioria dos computadores pessoais modernos.
EMENTA
Arquitetura IA-32/IA-64; Memórias dinâmicas e subsistemas cachê; Processamento numérico e de sinais; Barramentos de
computadores pessoais; Interfaceamento via rede; Práticas de laboratório
ITEM
EMENTA
1
Arquitetura IA-32 / IA-64
2
Memórias dinâmicas e subsistemas cachê.
3
Processamento numérico e de sinais.
4
Barramentos utilizados nos computadores pessoais
5
Interfaceamento via rede
6
Práticas de laboratório
CONTEÚDO
1.1 Operação em modo real.
1.2 Operação em modo protegido.
1.3 Paginação de memória.
1.4 Comutação de tarefas em ambiente multitarefa.
1.5 Mecanismos de interrupção.
2.1 Memórias dinâmicas - evolução e tecnologias.
2.2 Subsistemas cachê.
3.1 Processamento de números inteiros.
3.2 Processamento de números reais (ponto flutuante).
3.3 Processamento de sinais no PC com instruções SIMD.
4.1 Barramento PCI e PCI-Express.
4.2 Barramento USB.
4.3 Outros barramentos.
5.1 Protocolo TCP/IP.
5.2 Acesso à rede por software.
6.1 Experiências diversas relativas ao conteúdo da disciplina.
REFERÊNCIAS
Referências Básicas:
1. ZELENOVSKY, RICARDO; MENDONÇA, ALEXANDRE, PC: Um guia prático de Hardware e Interfaceamento, MZ Editora Ltda,
a
Rio de Janeiro, 2002, 3 . edição.;
2. AXELSON, JAN, USB Complete, Lakeview Research, Madison WI, 2005, 3rd ed.
3. KUROSE, James F.; ROSS, Keith W.: Redes de Computadores e a Internet – Uma abordagem top-down, Pearson Addison
Wesley., São Paulo, 2006 - 3a. edição.
Referências Complementares:
1. VASCONCELOS, LAÉRCIO, Hardware Total, Makron Books Ltda., São Paulo, 2002
2. Manuais de processadores da linha Intel e equivalentes.
3. BUDRUK, Ravi; ANDERSON, Don; SHANLEY, Tom: PCI Express System Architecture, Addison Wesly/Midshare Inc, Boston
2003;
Sistema de Avaliação:
2 Provas (45 %) 8 Experiências de Laboratório (35 %) 12 Questionários (20 %)
Revisado por:
Instrucao
Aprovado por:
Coordenacao de Curso
FORMULÁRIO UNIFICADO / GERÊNCIA DE ENSINO
Data:
Vigora a partir de:
XXX/2009
Semestre ou ano